

# Proyecto No.1:

# Proyecto de investigación

Microchip

Diego Alonzo - 20172 Diego Vásquez - 211628 Roberto Rios - 2097

## Historia

# **LÍNEA DE TIEMPO**

Microchip (AVR SAM microprocessors)



# Estructura del procesador más reciente.

### Instrucciones de arquitectura.

#### Thumb 32

El AVR tiene instrucciones de arquitectura de tipo AVR Enhaced Reduced Instruction Set Computer (RISC) set de instrucciones. De manera que requiere de ciertas especificaciones de entrada y salida (I/O):

- a. Un 8 bit de salida para el operando y entrada resultante.
- b. Dos 8 bit de salida para el operando y 1 bit de para la entrada resultante.
- c. Dos de 8 bit de output para el operando y 1 bit de 16 bit para el resultado input.
- d. 1 output operando de 16 bit y 1 resultado input de 16 bit.

La mayoría de instrucciones que operan en los registros tienen acceso directo a los demás registros y son de un único ciclo de instrucciones. Así mismo, cada memoria se asigna a una dirección de memoria de datos de manera que se mapea a alguna de las 32 locaciones de memoria. De manera que esto brinda flexibilidad en el acceso a registros a pesar de no ser SRAM.

Así mismo, se tienen registros especiales, registros x, y, z, que son registros de dirección indirecta, además, de que son de 16-bit y son los registros R26-R31.

Además se debe de destacar el hecho de que sus instrucciones de arquitectura de tipo RISC genera que sean más instrucciones, sencillas de operar, pero que en procesos complejos se requiere de más instrucciones para resolver el problema a diferencia de la arquitectura CISC.

Además, debido a que su procesador es el cortex M-7 entonces tiene un hardware dividido entre (2-12 ciclos), una multiplicidad de ciclos simples, procesamiento de campo de bits, soporte de ajuste saturado, una extensión DSP que sirve para el monitoreo de programas en C y C++. Además, permite un estado de 6 super escalares y predicción de ramas (branch). Además tiene instrucciones de un solo ciclo de entre 16 y 32 bit, así como un ciclo doble de 16 bit. Así mismo, es SIMD es decir que tiene una instrucción para múltiples datos de manera que puede aplicar paralelismo de esta forma.

Tiene un bus de 64 bit AMBA AXI y 32 AHB de bus periférico. Así mismo, permite la interrupción mediante un controlador NVIC, soportando desde 1 hasta 240 interrupciones en orden de prioridad.

## Bloques de función: Descripción y especificaciones técnicas.



#### **AVR Core**

Utiliza una arquitectura Harvard con memorias separadas y buses para la programación y datos. De manera que las instrucciones en la memoria del programa se ejecutan con un

nivel simple de pipeline. De manera que se ejecuta una instrucción mientras que la siguiente es cargada de la memoria del programa. Se debe de notar el hecho de que la memoria de los programas está almacenada en la memoria Flash.

Así mismo, las instrucciones paralelas recuperan las ejecuciones de instrucción activadas por la arquitectura Harvard y el acceso veloz de un registro, de manera que este es un concepto básico de pipelining generando 1 MIPS/MHz con los resultados por costeo, funciones por reloj y funciones por unidad de poder.

#### Registros

Contiene un acceso rápido de registros que contiene 32 x 8 bits con un simple ciclo de acceso de reloj, sin embargo, los registros se distribuyen en 6 que se usan como 3 apuntadores de direcciones de espacio de datos indirectos de 16 bits. Uno de estos apuntadores puede ser usado como un apuntador de dirección para buscar tablas en la memoria Flash.

#### Unidad Lógica Aritmética

La ALU realiza las operaciones aritméticas y lógicas entre registros o constantes. De manera que un ciclo de reloj permite que se realicé una operación de manera que se realice la operación y que se almacene el resultado. Cabe destacar que la mayoría de instrucciones AVR son de 16-bit además que cada dirección de memoria en el programa contiene una instrucción de 16 o 32 bits.

También se destaca el hecho de que se divide en aritmética, lógica y funciones de bits, así mismo, algunas implementaciones de la arquitectura proveen facilidad en fractales y multiplicaciones.

#### **Stack**

Este se usa para el almacenamiento temporal de datos, variables locales y el retorno de direcciones para interrupciones y subrutinas, esta tiene registros de 2 regitros de 8 bits en un espacio de entrada y salida.

Status register

Contiene la información sobre el último resultado de una instrucción aritmética, de manera que se utiliza para alterar el flujo de programa en el caso de condicionales, y solo se actualiza al terminar todas las operaciones de ALU, esto permite no necesitar instrucciones de comparación, lo que genera la ventaja de menos código y más velocidad.

#### Memoria

Todos los espacios de memoria en la arquitectura AVR son lineales y regulares en mapas. La memoria Flash se divide en dos secciones, la sección de Programa Boot, contiene la memoria de almacenamiento de los programas, y la sección de Aplicación del Programa, de manera que se bloquean los bits para escritura y lectura, por protección. Además, tiene el Program Counter almacenado en el stack que se encuentra en el SRAM, también se debe destacar que todos los programas inicializa el apuntador del stack en la rutina de reset, y la SRAM tiene un acceso de 5 formas diferentes.

Interrupciones tiene un módulo flexible de interrupciones para controlar el espacio con una interrupción global que activa los bits en el registro de status.

#### Diagrama de Bloques

Figura 1: Diagrama de Bloques



Descripción: Demuestra el diagrama de bloques del microprocesador Microchip AVR SAM V71

### Especificaciones técnicas

Tabla 1: Especificaciones técnicas del AVR SAM V71

| Parámetro                           | Valor                             |
|-------------------------------------|-----------------------------------|
| CPU                                 | Cortex M7                         |
| Velocidad Máxima (MHz)              | 300                               |
| Memoria Programable (KB)            | 2048                              |
| SRAM (KB)                           | 384                               |
| Rango de temperatura                | [-40°C-+105°C]                    |
| I/O Pins vs Pins                    | 114/144                           |
| Max ADC Resolución                  | 12                                |
| Voltaje máximo (voltios)            | 3.6                               |
| Canales DMA (Direct Memory Access)  | 24                                |
| SPI/QSPI                            | 5/1                               |
| UART                                | 8                                 |
| Ethernet                            | AVB                               |
| Oscilador Interno (KHz)             | 32                                |
| Hardware RTCC (Real Time Clock)     | Sí                                |
| Operación de voltaje, rango voltios | [1.7-3.6]                         |
| Interfaz de USB                     | Alta Velocidad con un módulo USSB |
| Bajo Poder                          | No                                |

Descripción: Demuestra las características más relevantes del AVR SAM V71 en general sin ser tan específico.

Tabla 2: Fuentes de Poder

| Nombre De<br>Señal | Función                                                                                         | Tipo  | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|-------------------------------------------------------------------------------------------------|-------|--------------|--------------------------|
| VDDIO              | Perifé ricas I/O<br>Líneas                                                                      | Poder | -            | -                        |
| VDDIN              | Entrada de<br>Regulación de<br>Voltaje, AFW,<br>DAC, y<br>Comparador<br>Analogo de<br>Fuente de | Poder | -            | -                        |

|                                                  | poder                                                                     |        |   |   |
|--------------------------------------------------|---------------------------------------------------------------------------|--------|---|---|
| VDDOUT                                           | Salida de<br>Regulación de<br>Voltaje                                     | Poder  | - | - |
| VDDPLL                                           | Fuente de<br>Poder PLLA                                                   | Poder  | - | - |
| VDDPLLUSB                                        | USB PLL y<br>Oscilador de<br>Fuente de<br>Poder                           | Poder  | - | - |
| VDDCORE                                          | Fuente de poder del núcleo y de las memorias embebidas y los periféricos. | Poder  | - | - |
| GND, GNDPLL,<br>GNDPLLUSB,<br>GNDANA,<br>GNDUTMI | Tierra                                                                    | Tierra | - | - |
| VDDUTMII                                         | Transistor de<br>Fuente de<br>Poder de USB                                | Poder  | - | - |
| VDDUTMIC                                         | Fuente de<br>Poder de<br>Núcleos                                          | Poder  | - | - |

Descripción: Enumera todos los transistores y fuentes de poder presentes en el microprocesador.

Tabla 3: Relojes, Osciladores y PLLs

| Nombre De<br>Señal | Función                               | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|---------------------------------------|--------|--------------|--------------------------|
| XIN                | Entrada<br>Principal del<br>Oscilador | Input  | -            | VDDIO                    |
| XOUT               | Salida Principal<br>del Oscilador     | Output | -            | VDDIO                    |
| XIN32              | Entrada de<br>Oscilador de<br>Reloj   | Input  | -            | VDDIO                    |
| XOUT32             | Salida de<br>Oscilador de             | Output | -            | VDDIO                    |

|           | Reloj                          |        |   |       |
|-----------|--------------------------------|--------|---|-------|
| PCK0-PCK2 | Salida de Reloj<br>Programable | Output | - | VDDIO |

Descripción: Demuestra los osciladores, las salidas y entradas de reloj así como las programaciones de reloj. Además, los PLLs que es un circuito electrónico con un voltaje que se ajusta para que esté en sincronía con la frecuencia de una señal input, de manera que modulan, estabilizan, generan y filtran señales de comunicaciones de un canal cuando se interrumpe un dato.

Tabla 4: Reloj Tiempo Real (RTC)

| Nombre De<br>Señal | Función                                         | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|-------------------------------------------------|--------|--------------|--------------------------|
| RTCOUT0            | Salida en<br>Forma de Ola<br>Programable<br>RTC | Output | -            | VDDIO                    |
| RTCOUT1            | Salida en<br>Forma de Ola<br>Programable<br>RTC | Output | -            | VDDIO                    |

Descripción: Es para mantener el reloj preciso a pesar que esté apagado, esto es debido a que se puede usar para prender el dispositivo, o para hacer eventos bajo la tutela del reloj. Así mismo, se diseñó para un bajo consumo de energía y además es proveído por un oscilador de cristal.

Tabla 5:

| Nombre De<br>Señal | Función                                                                       | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|-------------------------------------------------------------------------------|--------|--------------|--------------------------|
| SWCLK/TCK          | Prueba de<br>Ingresa de<br>Datos (Solo<br>Modo de<br>Escaneo de<br>Fronteras) | Input  | -            | VDDIO                    |
| TDI                | Prueba de<br>Entrada de<br>Datos (Solo<br>Modo de<br>Escaneo de<br>Fronteras) | Input  | -            | VDDIO                    |
| TDO/TRACES<br>WO   | Prueba de<br>Salida de Datos<br>(Solo Modo de<br>Escaneo de<br>Fronteras)     | Output | -            | VDDIO                    |

| SWDIO/TMS | Entrada/Salida<br>de Cable de<br>Serie (Solo<br>Modo de<br>Escaneo de<br>Fronteras) | IO/Input | -    | VDDIO |
|-----------|-------------------------------------------------------------------------------------|----------|------|-------|
| JTAGSEL   | Selección de<br>JTAG                                                                | Input    | Alto | VDDIO |

Descripción: JTAG es usado por el procesador para acceder a funciones de emulación y depuración, programación de FPGA's. Así mismo, usa Boundary Scan para el testeo de una tarjeta de dos formas, con un test de conexiones, y otro test de una mayor cobertura del test mediante componentes para comunicarse con otros componentes. El Serial Wire Debug (SWD) es usado en dispositivos de destino con un número reducido de pines, dado que el SWD solo requiere dos pines a diferencia del JTAG que requiere de 4 pines, es usado para el testeo igualmente.

Tabla 6: Trace Debug Port

| Nombre De<br>Señal  | Función         | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|---------------------|-----------------|--------|--------------|--------------------------|
| TRACECLK            | Rastro de Reloj | Output | -            | VDDIO                    |
| TRACED0-TRA<br>CED3 | Rastro de Datos | Output | -            | VDDIO                    |

Descripción: De manera que se encargan de seguir el historial del reloj, así como el rastro de datos.

Tabla 7: Flash Memory

| Nombre De<br>Señal | Función                                                                 | Tipo  | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|-------------------------------------------------------------------------|-------|--------------|--------------------------|
| ERASE              | NVM<br>Configuración<br>de Comando de<br>Eliminación de<br>Bits y Flash | Input | Alto         | VDDIO                    |

Descripción: Es para configurar la memoria de almacenamiento flash que es una memoria de computadora no volátil.

Tabla 8: Reseteo y testeo

| Nombre De<br>Señal | Función                                          | Tipo | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|--------------------------------------------------|------|--------------|--------------------------|
| NRST               | Reset<br>Sincrónico de<br>Microcontrolado<br>res | Ю    | Bajo         | VDDIO                    |

| TST Seleccionador de Test | Input | - | VDDIO |
|---------------------------|-------|---|-------|
|---------------------------|-------|---|-------|

Descripción: el reset sincrónico produce borrado cuando se activa la señal de reloj, esto es debido a que está sincronizado con la señal de reloj. Mientras que el test es para seleccionar el test.

Tabla 8: Transmisor Receptor Asíncrono Universal

| Nombre De<br>Señal | Función                        | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|--------------------------------|--------|--------------|--------------------------|
| URXDx              | UART Recibidor<br>de Datos     | Input  | -            | -                        |
| URTXDx             | UART<br>Transmisor de<br>Datos | Output | -            | -                        |

Descripción: es el dispositivo que controla todos los puertos y dispositivos, este está integrado a la placa base. De manera que el URXDx se encarga de recibir los datos de los puertos mientras que el URTXDx se encarga de la transmisión de los datos a los diferentes puertos.

Tabla 9: Paralelo Controlador I/O

| Nombre De<br>Señal    | Función                                      | Tipo | Nivel Activo | Referencia de<br>Voltaje |
|-----------------------|----------------------------------------------|------|--------------|--------------------------|
| PA0-PA31              | Controlador A<br>de Input/Output<br>Paralelo | I/O  | -            | VDDIO                    |
| PB0-PB9,<br>PB12-PB13 | Controlador B<br>de Input/Output<br>Paralelo | I/O  | -            | VDDIO                    |
| PC0-PC31              | Controlador C<br>de Input/Output<br>Paralelo | I/O  | -            | VDDIO                    |
| PD0-PD31              | Controlador D<br>de Input/Output<br>Paralelo | I/O  | -            | -                        |
| PE0-PE5               | Controlador E<br>de Input/Output<br>Paralelo | I/O  | -            | -                        |

Descripción: se encarga de programar completamente las líneas I/O. Además, cada línea es asociada con un número bit en todos los 32-bit registros de 32-bit usuarios, cada línea del PIO controlador tiene un cambio en el input habilitando el nivel de detección de cambio. Invisibilidad en el contro de input, además del control del pullup y pull down.

Tabla 10: PIO Controlador-Modo de Captura paralela de Movimiento

| Nombre De<br>Señal    | Función                                  | Тіро  | Nivel Activo | Referencia de<br>Voltaje |
|-----------------------|------------------------------------------|-------|--------------|--------------------------|
| PIODC0-<br>PIODC7     | Captura de<br>Movimiento<br>Paralela     | Input | -            | VDDIO                    |
| PIODCCLK              | Caputra de<br>Movimiento del<br>Reloj    | Input | -            | VDDIO                    |
| PIODCEN1-<br>PIODCEN2 | Permitido Modo<br>de Captura<br>paralela | Input | -            | VDDIO                    |

Descripción: El controlador PIO integra una interfaz que permite leer datos de una CMOS sensor digital de imagen, un ADC de alta velocidad paralela y un puerto en modo sincrónico DSP.

Tabla 11: Interface Externa de Bus (EBI)

| Nombre De<br>Señal | Función                    | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|----------------------------|--------|--------------|--------------------------|
| D[15:0]            | Bus de Datos               | I/O    | -            | -                        |
| A[23:0]            | Bus de<br>Direcciones      | Output | -            | -                        |
| NWAIT              | Signo de<br>Espera Externo | Input  | Bajo         | -                        |

Descripción: Es para la interfaz de pequeños dispositivos periféricos como la memoria flash con el procesador, de manera que se usa para expandir el bus interno del procesador y habilitar la conexión con memorias externas u otros periféricos.

Tabla 12: Controlador de Memoria Estática (SMC)

| Nombre De<br>Señal | Función                         | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|---------------------------------|--------|--------------|--------------------------|
| NCS0- NCS3         | Líneas de Chip<br>Selectivo     | Output | Вајо         | -                        |
| NRD                | Signo de<br>Lectura             | Output | Вајо         | -                        |
| NWR0- NWR1         | Escritura<br>Permitida          | Output | Bajo         | -                        |
| NBS0-NBS1          | Signo de<br>Máscara de<br>Bytes | Output | Bajo         | -                        |

Descripción: es un avanzado microcontrolador de bus arquitectura (AMBA) compilador en SoC perifericos. De manera que este consiste en un alto desempeño y optimizado SRAM y

NAND controladores de memoria con un bus de chip que conforman el AMBA AXI protocolo.

Tabla 13: Lógica Flash NAND

| Nombre De<br>Señal | Función                                   | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|-------------------------------------------|--------|--------------|--------------------------|
| NANDOE             | Activado el<br>Flash de Salida<br>NAND    | Output | Bajo         | -                        |
| NANDWE             | Activado el<br>Flash de<br>Escritura NAND | Output | Bajo         | -                        |

Descripción: basado en la memoria flash NAND que es un tipo de almacenamiento no volátil, de manera que no requiere de una fuente de poder para retener datos, sin embargo este tipo de memoria flash es mejor para escribir, eliminar y leer secuencialmente. De manera que esta es la lógica que maneja la memoria flash para la salida y escritura en NAND.

Tabla 14: Carta de Multimedia de Alta Velocidad (HSMCI)

| Nombre De<br>Señal | Función                                                                                   | Tipo | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|-------------------------------------------------------------------------------------------|------|--------------|--------------------------|
| MCCK               | Reloj<br>Multimedia de<br>Cartas                                                          | 0    | -            | -                        |
| MCCDA              | Comando de<br>Espacio de<br>Carta<br>Multimedia<br>(Sirve para<br>comando y<br>respuesta) | I/O  | -            | -                        |
| MCDA0-<br>MCDA3    | Carta<br>Multimedia para<br>Almacenar<br>Datos (Datos<br>03 de espacio<br>A)              | I/O  |              | -                        |

Descripción: HSMCI soporta una carta multimedia de especificación V4.3, de manera que esta incluye un comando de registro, respuesta de registros, registros para datos, contadores de tiempo fuera y detección de errores. Sirve para el traspaso de multimedia a través del sistema.

Tabla 15: SDR-SDRAM Controlador de Lógica

| Nombre De Fund<br>Señal | ción Tipo | Nivel Activo | Referencia de<br>Voltaje |
|-------------------------|-----------|--------------|--------------------------|
|-------------------------|-----------|--------------|--------------------------|

| SDCK    | Reloj SDRAM                         | Output | - | - |
|---------|-------------------------------------|--------|---|---|
| SDCKE   | Reloj SDRAM<br>Activado             | Output | - | - |
| BA0-B1  | Selección de bancos                 | Output | - | - |
| SDWE    | SDRAM para<br>Escritura<br>Activado | Output | - | - |
| RAS-CAS | Señales de<br>Columnas y<br>Filas   | Output | - | - |
| SDA10   | Línea de<br>dirección 10<br>SDRAM   | Output | - | - |

Descripción: componentes para el manejo de la SDRAM y sus controladores, donde el SDRAM es memoria dinámica de acceso aleatorio que tiene una interfaz asíncrona. Este extiende las capacidades de memoria del chip porque provee una interfaz hacia dispositivos de 16-bit DRAM. Así mismo, permite que se lea o se escriba en una localización de manera que se maximiza el desempeño mediante el tracking de una fila activa.

Tabla 16: Transmisor, recibidor asíncrono, sincrónico universal (USART)

| Nombre De<br>Señal | Función                               | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|---------------------------------------|--------|--------------|--------------------------|
| SCKx               | Reloj Serial<br>USARTx                | I/O    | -            | -                        |
| TXDx               | Transmisión de<br>Datos USARTx        | I/O    | -            | -                        |
| RXDx               | Recibidor de<br>Datos USARTx          | Input  | -            | -                        |
| RTSx               | Solicitud para<br>Enviar USARTx       | Output | -            | -                        |
| CTSx               | Enviar para<br>Limpiar<br>USARTx      | Input  | -            | -                        |
| DTRx               | Terminal de<br>Datos Listos<br>USARTx | Output | -            | -                        |
| DSRx               | Set de Datos<br>Listos USARTx         | Input  | -            | -                        |

| DCDx    | Detección de<br>Acarreación de<br>Datos USARTx | Input | - | - |
|---------|------------------------------------------------|-------|---|---|
| Rix     | Indicador de<br>Anillos USARTx                 | Input | - | - |
| LONCOL1 | Detección de<br>Colisión LON                   | Input | - | - |

Descripción: es un dispositivo de comunicación serial altamente flexible, que tiene registros de transmisión y recepción independientes, tiene la flexibilidad de ser sincrónico o asincrónico, detección de errores, filtrado de ruido u datos irrelevantes, permite una comunicación multiproceso. La comunicación serial es aquella que permite la transmisión de bits de datos, bits de parada y paridad, de manera que se comuniquen dos puertos.

Tabla 17: Controlador Serial Sincrónico (SSC)

| Nombre De<br>Señal | Función                                            | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|----------------------------------------------------|--------|--------------|--------------------------|
| TD                 | Transmisión de<br>Datos SSC                        | Output | -            | -                        |
| RD                 | Recibimiento de<br>Datos SSC                       | Input  | -            | -                        |
| ТК                 | Transmisión de<br>Reloj SSC                        | I/O    | -            | -                        |
| RK                 | Recibimiento de<br>Reloj SSC                       | I/O    | -            | -                        |
| TF                 | Sincronización<br>de Transmisión<br>de Frames SSC  | I/O    | -            | -                        |
| RF                 | Recibimiento de<br>Sincronización<br>de Frames SSC | I/O    | -            | -                        |

Descripción: permite un enlace de comunicación sincrónica con dispositivos externos, así mismo, soporta muchos protocolos de comunicación sincrónica serial usada en audio y aplicaciones de telecomunicaciones.

Tabla 18: Controlador de Sonido Inter-IC

| Nombre De<br>Señal | Función               | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|-----------------------|--------|--------------|--------------------------|
| I2SCx_MCK          | Anfitrión de<br>Reloj | Output | -            | VDDIO                    |
| I2SCx_CK           | Reloj Serial          | I/O    | -            | VDDIO                    |

| I2SCx_WS | Selección de<br>Palabras IS  | I/O    | - | VDDIO |
|----------|------------------------------|--------|---|-------|
| ISCx_DI  | Entrada de<br>Datos Seriales | Input  | - | VDDIO |
| ISCx_DO  | Salida de Datos<br>Seriales  | Output | - | VDDIO |

Descripción: provee un bidireccional, sincrónico, digital enlace de audio a audio externo en dispositivos en ciertos pines.

Tabla 19: Interfaz de Sensor de Imagen (ISI)

| Nombre De<br>Señal | Función                                                | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|--------------------------------------------------------|--------|--------------|--------------------------|
| ISI_D0-ISI_D11     | Sensor de<br>Datos de<br>Imagen                        | Input  | -            | -                        |
| ISI_MCK            | Referencia de<br>Sensor de<br>Imagen                   | Output | -            | -                        |
| ISI_HYNC           | Sensor<br>Horizontal de<br>Imagen de<br>Sincronización | Input  | -            | -                        |
| ISI_VSSYNC         | Sensor Vertical<br>de<br>Sincronización                | Input  | -            | -                        |
| ISI_PCK            | Reloj de Sensor<br>de Datos                            | Input  | -            | -                        |

Descripción: ISI conecta un sensor de imagen de tipo CMOS al procesador y provee una captura de imagen en varios formatos, de manera que la ISI permite la conversión de datos sí son necesarios antes que el almacenamiento en memoria a través de DMA. Soporta escala de grises y colores.

Tabla 20: Contador de tiempo (TC)

| Nombre De<br>Señal | Función                                 | Tipo  | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|-----------------------------------------|-------|--------------|--------------------------|
| TCLKx              | TC Canal x<br>Input Externo<br>de Reloj | Input | -            | -                        |
| TIOAx              | TC Canal x I/O<br>Línea A               | I/O   | -            | -                        |
| TIOBx              | TC Canal x I/O                          | I/O   | -            | -                        |

|   | l ( D      |  |  |
|---|------------|--|--|
|   | I I inea B |  |  |
|   | Linea D    |  |  |
| 1 | 1          |  |  |

Descripción: posee 4 módulos de TC, de manera que cada canal puede ser independientemente programa para realizar una gran variedad de funciones incluyendo frecuencia y pesaje, conteo de eventos, pesaje de intervalos, generación de pulsos, un atraso en el conteo y un pulso con modulación. Así mismo, cada canal tiene 3 inputs de relojes externos.

Tabla 21: Controlador de Modulación de Pulsos (PWMC)

| Nombre De<br>Señal                    | Función                                       | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|---------------------------------------|-----------------------------------------------|--------|--------------|--------------------------|
| PWMCx_PWM<br>H0-<br>PWMCx_PWM<br>H3   | Forma de Ola<br>Output Alto<br>para Canal 0-3 | Output | -            | -                        |
| PWMCx_PWML<br>0-<br>PWMCx_PWML<br>3   | Forma de Ola<br>Output Bajo<br>para Canal 0-3 | Output | -            | -                        |
| PWMCx_PWM<br>FI0-<br>PWMCx_PWM<br>FI2 | Fault Input                                   | Input  | -            | -                        |
| PWMCx_PWM<br>FI0-<br>PWMCx_PWM<br>FI2 | Trigger Externo<br>Input                      | Input  | -            | -                        |

Descripción: genera una salida de pulsos en 4 canales independiente acorde a los parámetros definidos en cada canal. Se destaca que los accesos a esto están hechos a través de registros mapeados en el bus periférico.

Tabla 22: Interfaz Serial de Periferia (SPI)

| idala 11. Interial cerial de l'emena (el 1) |                                       |      |              |                          |
|---------------------------------------------|---------------------------------------|------|--------------|--------------------------|
| Nombre De<br>Señal                          | Función                               | Tipo | Nivel Activo | Referencia de<br>Voltaje |
| SPIx_MISO                                   | Huésped<br>Adentro, Cliente<br>Afuera | I/O  | -            | -                        |
| SPIx_MOSI                                   | Huésped<br>Afuera, Cliente<br>Dentro  | I/O  | -            | -                        |
| SPIx_SPCK                                   | Reloj SPI Serial                      | I/O  | -            | -                        |
| SPIx_NPCS0                                  | SPI Chip                              | I/O  | Bajo         | -                        |

|                           | Periferico<br>Select 0           |        |      |   |
|---------------------------|----------------------------------|--------|------|---|
| SPIx_NPCS1-<br>SPIx_NPCS3 | SPI Chip<br>Periferico<br>Select | Output | Bajo | - |

Descripción: es un circuito, sobre todo un enlace sincrónico de datos en serie que provee comunicación con dispositivos externos en modo huésped o cliente. Habilita la comunicación entre procesadores sí algún procesador externo es conectado al sistema, así mismo es un registro que serialmente transmite los datos de bits a otros SPI's de manera que en una transferencia de datos un SPI actúa como el huésped que controla el flujo de datos y los otros como clientes que tienen los datos en un ingreso y una salida controlada por el huésped.

Tabla 23: QUAD I/O SPI (QSPI)

| Nombre De<br>Señal | Función                                                                                                                    | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|----------------------------------------------------------------------------------------------------------------------------|--------|--------------|--------------------------|
| QSCK               | QSPI Reloj<br>Serial                                                                                                       | Output | -            | -                        |
| QCS                | QSPI<br>Seleccionador<br>de Chip                                                                                           | Output | -            | -                        |
| QIO0-QIO3          | QSPI I/O QIO0<br>es QMOSI<br>Huesped Fuera,<br>Cliente Dentro<br>QIO1 es<br>QMISO<br>Huésped<br>adentro, Cliente<br>afuera | I/O    | -            | -                        |
| TWDx               | TWIx Dos<br>Cables de<br>Datos Seriales                                                                                    | I/O    | -            | -                        |
| TWCKx              | TWIx Dos<br>Cables Reloj<br>Serial                                                                                         | I/O    | -            | -                        |

Descripción: es un enlace sincrónico serial de datos que provee comunicación con dispositivos externos en modo huésped. De manera que permite que se ejecute código directamente de la memoria Flash sin que se tenga que enviar código a la RAM.

Tabla 24: Interface de Dos Cables (TWIHS)

| Nombre De<br>Señal | Función     | Tipo    | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|-------------|---------|--------------|--------------------------|
| VREFP              | ADC, DAC, y | Análogo | -            | -                        |

|       | Comparador<br>Análogo<br>Positiva<br>Referencia                                                          |         |   |   |
|-------|----------------------------------------------------------------------------------------------------------|---------|---|---|
| VREFN | ADC, DAC y<br>Comparador<br>Negativo<br>Análogo de<br>Referencia,<br>debe estar<br>conectado a<br>tierra | Análogo | - | - |

Descripción: interconecta los componentes en un único bus, de manera que esté compuesto por un reloj de línea y uno con una línea de datos que tenga una velocidad de hasta 400kbit/s o 3.4Mbit/s. Este es programable como un huésped o un cliente con un acceso secuencial de bytes.

Tabla 25: Análogos

| Nombre De<br>Señal     | Función             | Tipo             | Nivel Activo | Referencia de<br>Voltaje |
|------------------------|---------------------|------------------|--------------|--------------------------|
| AFEx_AD0-<br>AFEx_AD11 | Inputs Análogos     | Análogo, digital | -            | -                        |
| AFEx_ADTRG             | Trigger ADC         | Input            | -            | VDDIO                    |
| DAC0-DAC1              | Outputs<br>análogos | Análogo, digital | -            | -                        |
| DATRG                  | DAC Trigger         | Input            | -            | VDDIO                    |

Descripción: tiene los análogos tanto i/O y triggers.

Tabla 26: Interfaz de Programación de Flash Rápido (FFPI)

| Nombre De<br>Señal | Función                   | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|---------------------------|--------|--------------|--------------------------|
| PGMEN0-<br>PGMEN1  | Habilitar<br>Programación | Input  | -            | VDDIO                    |
| PGMM0-PGM<br>M3    | Modo de<br>Programación   | Input  | -            | VDDIO                    |
| PGMD0–PGMD<br>15   | Programación<br>de Datos  | I/O    | -            | VDDIO                    |
| PGMRDY             | Programación<br>Lista     | Output | Alto         | VDDIO                    |
| PGMNVALID          | Dirección de<br>Datos     | Output | Вајо         | VDDIO                    |

| PGMNOE  | Programación<br>Leída      | Input | Вајо | VDDIO |
|---------|----------------------------|-------|------|-------|
| PGMNCMD | Comando de<br>Programación | Input | Вајо | VDDIO |

Descripción: es una interfaz para la programación de la memoria flash en modo rápido.

Tabla 27: receptores de entradas de USB's

| Nombre De<br>Señal | Función                                   | Tipo             | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|-------------------------------------------|------------------|--------------|--------------------------|
| HSDM               | USB alta<br>velocidad de<br>datos-        | Análogo, digital | -            | VDDUTMII                 |
| HSDP               | USB alta<br>velocidad de<br>datos +       | Análogo          | -            | VDDUTMII                 |
| VBG                | Bias Referencia<br>de Voltaje para<br>USB | Input            | -            | -                        |

Descripción: describe los receptores para las entradas USB's

Tabla 28: Ethernet

| Nombre De<br>Señal | Función                           | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|-----------------------------------|--------|--------------|--------------------------|
| GREFCK             | Referencia de<br>Reloj            | Input  | -            | -                        |
| GTXCK              | Transmisión de<br>Reloj           | Input  | -            | -                        |
| GRXCK              | Recibimiento de<br>Reloj          | Output | -            | -                        |
| GTXEN              | Habilitación de<br>Transmisión    | Output | -            | -                        |
| GTX0 - GTX3        | Transmisión de<br>Datos           | Output | -            | -                        |
| GTXER              | Transmisión de<br>Error de Código | Input  | -            | -                        |
| GRXDV              | Recibimiento<br>Válido de Datos   | Input  | -            | -                        |
| GRX0 - GRX3        | Recibimiento de<br>Datos          | Input  | -            | -                        |

| GRXER    | Recibimiento de<br>Error              | Input  | - | - |
|----------|---------------------------------------|--------|---|---|
| GCRS     | Sensor de<br>Carrier                  | Input  | - | - |
| GCOL     | Detección de<br>Colisiones            | Input  | - | - |
| GMDC     | Manejo de Reloj<br>De datos           | Output | - | - |
| GMDIO    | Manejo de<br>Datos<br>input/Output    | I/O    | - | - |
| GTSUCOMP | Comparador de<br>Tiempo Válido<br>TSU | Output | - | - |

Descripción: componentes del Ethernet y componentes para el manejo de datos.

Tabla 29: Controlador de Área de Network

| Nombre De<br>Señal | Función           | Tipo   | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|-------------------|--------|--------------|--------------------------|
| CANRXx             | Recibidor CAN     | Input  | -            | -                        |
| CANTXx             | Transmisor<br>CAN | Output | -            | -                        |

Descripción: demuestra los transmisores y recibidores, controladores, para el network.

Tabla 30: MediaLB (MLB)

| Nombre De<br>Señal | Función   | Tipo  | Nivel Activo | Referencia de<br>Voltaje |
|--------------------|-----------|-------|--------------|--------------------------|
| MLBCLK             | Reloj MLB | input | -            | -                        |
| MLBSIG             | Señal MLB | I/O   | -            | -                        |
| MLBDAT             | Datos MLB | I/O   | -            | -                        |

Descripción:Reloj, señal y datos del MLB.

### Ejemplos de aplicación.

- Diseño automotriz, cumple con los requisitos del protocolo AEC-Q100, está calificado para soportar la robustez, calidad y confiabilidad de la industria automotriz, para el desarrollo de aplicaciones y control de automóviles.
- Usado en testing, debugging, y desarrollo de software de microcontroladores de máquinas industriales.

(Microchip, 2022)

### Ventajas de implementación.

- Amplia documentación y controles de calidad para minimizar el potencial de fallas de los productos.
- Compatibilidad con MPLAB X y MPLAB Harmony.
- Soporte de Clockwork configuration (herramienta fácil de usar para configurar el clock, frecuencia y tamaño de package).
- Precios competitivos, ahorra dinero.
- Implementación de recursos de Linux.
- Ensemble Graphics Toolkit para GUI en los casos que se requiera.
- Seguridad al conectarse a las redes de comunicación IoT. (Microchip, 2022)

### Precio Comercial (Lanzamiento y actual)

Lanzamiento: \$232.45

Actual: \$265.09
(Microchip, 2022)

# Bibliografía

(2022, July 24). Microprocessors (MPUs) | Microchip Technology. Microchip. <a href="https://www.microchip.com/en-us/products/microcontrollers-and-microprocessors/32-bit-mpu">https://www.microchip.com/en-us/products/microcontrollers-and-microprocessors/32-bit-mpu</a>

(2022, July 24). SAM V71 XPLAINED ULTRA EVALUATION KIT. Microchip. <a href="https://www.microchip.com/en-us/development-tool/ATSAMV71-XULT">https://www.microchip.com/en-us/development-tool/ATSAMV71-XULT</a>

(2022, July 24). ATSAMV71Q21 | Microchip Technology. Microchip. <a href="https://www.microchip.com/en-us/product/ATSAMV71Q21">https://www.microchip.com/en-us/product/ATSAMV71Q21</a>

(2022, July 24). | de generación de relojes Tecnología Microchip. Microchip. https://www.microchip.com/en-us/products/clock-and-timing/components/clock-generation

(2022, July 24). SAM Family of 32-bit Microcontrollers | Microchip Technology. Microchip. <a href="https://www.microchip.com/en-us/products/microcontrollers-and-microprocessors/32-bit-mcus/s/sam-32-bit-mcus">https://www.microchip.com/en-us/products/microcontrollers-and-microprocessors/32-bit-mcus/s/sam-32-bit-mcus</a>

Smart | Connected | Secure | Microchip Technology. (s. f.).

Https://Www.Microchip.Com/En-Us/Product/AT91SAM9G25. Recuperado 26 de julio de 2022, de <a href="https://www.microchip.com/">https://www.microchip.com/</a>

Smart | Connected | Secure | Microchip Technology. (s. f.-b).

Https://Www.Microchip.Com/En-Us/Product/AT91SAM9G15. Recuperado 26 de julio de 2022, de <a href="https://www.microchip.com/">https://www.microchip.com/</a>

Smart | Connected | Secure | Microchip Technology. (s. f.-c).

Https://Www.Microchip.Com/En-Us/Product/AT91SAM9260. Recuperado 26 de julio de 2022, de https://www.microchip.com/

Smart | Connected | Secure | Microchip Technology. (s. f.-c).

Https://Www.Microchip.Com/En-Us/Product/AT91SAM9260. Recuperado 26 de julio de 2022, de <a href="https://www.microchip.com/">https://www.microchip.com/</a>